VHDL

HDL(Hardware Description Language)

전자자연인 2019. 7. 15. 10:13
반응형

●진공관,트랜지스터 발명

●반도체/PCB제조/표면 장착 패키징 기술 등 개발

 ->고 직접회로(IC)설계 가능

 ->크기 급격히 감소 & 설계 복잡도 급격히 증가

● 표준화된 설계 언어의 필요성

● 하드웨어 기술 언어의 등장

 ->전자회로의 정밀한 기술을 위해 사용되는 컴퓨터 언어

 -> 특정 목적의 하드웨어 동작을 사람이 생각하는 방식으로 서술하는 설계 언어

 -> 소프트웨어적으로 하드웨어 Integration 가능

● HDL 회로 설계시 장점

 -> 텍스트로 간단히 입력

 -> 논리식 필요 없음

 -> 설계 쉽게 변경 가능

 -> 어느 누구도 이해하기 쉬움

 -> CPLD/FPGA에서도 사용 할 수 있음

 

VHDL(VHSIC Hardware Description Language)

 

1. 상위 알고리즘 레벨부터 하위 게이트 레벨까지 하드웨어를 기술하고 설계하도록 하는 CAD업계 및 IEEE표준 언어이며

미국 정부가 지원을 공인한 하드웨어 설계 언어

 

2. 전자회로&시스템 동작 기술 -> 물리적 회로 및 시스템 구현

 

3.회로 시뮬레이션/회로 합성(synthesis)을 목적으로 만들어짐

 

4.일반적인 컴퓨터 프로그램에 비해 병렬적으로 동작

 

5. 주로 RTL(Register-transfer level) 설계에 사용됨 (IEEE1076.6-2004,VHDL RTL synthesis std

반응형

'VHDL' 카테고리의 다른 글

VHDL 구문(state ment)  (0) 2021.06.08
VHDL 데이터 형(Data type)  (0) 2019.07.15
VHDL 연산자(opeartor) & 예약어 종류  (0) 2019.07.15
VHDL신호 변수 상수  (0) 2019.07.15
VHDL 기본 구성  (0) 2019.07.15